Главная / Новости / Новости "Renesas" / Двухядерный 32-битный МК Renesas SuperH

Двухядерный 32-битный МК Renesas SuperH

10.05.2007 | Renesas

Компания Renesas Technology анонсировала свой первый двуядерный 32-битный микроконтроллер с производительностью 960 MIPS, а при операциях с плавающей точкой до 800 MFLOPS. Микроконтроллер предназначен для рынка бытовой электроники, промышленного оборудования и автомобильных аудио/навигационных систем. МК SH7205 и SH7265 включают в себя 2 суперскалярных ядра SH-2A и разнообразную периферию.
Особенности многоядерной архитектуры SH7205 и SH7265:

  • Многослойная структура внутренней шины. 2 шины для ядер и 2 шины для DMA. Такое разделение позволяет не затрачивать время на ожидание пока другое ядро использует шину. Обеспечивается высокая производительность и возможность работы в режиме реального времени.
  • Ядра могут работать с двумя операционными системами одновременно. Если одно из ядер использует, например, операционную систему uITRON a другое uClinux то они могут выполнять абсолютно разные задачи одновременно, что позволяет более гибко использовать ресурсы МК.
  • Ядра могут связываться друг с другом напрямую. Любое ядро может проверять статус другого и они могут обмениваться данными используя специально выделенную область памяти.
Спецификация на микроконтроллер:
SH7205
Номер изделия R5S72050W200BG
Напряжение питания 3.3В/1.2В
Максимальная рабочая частота 200МГц
Ядро SH2A-FPU * 2
Количество инструкций 112 (включая инструкции блока FPU)td>
RAM 112КБ
Cache 16КБ (8КБ инструкций + 8КБ данных)
Внешняя память
  Частота шины 66МГц
  Подключение SRAM и SDRAM напрямую
  Адресное пространство 64МБх8
  Ширина шины 8/16/32 бита
Периферия
  Многофункциональный 16-битный таймер (MTU2)х5 каналов
  16-битный таймер (CMT)x2 канала
  АЦП 10 бит х 8 каналов
  ЦАП 8 бит х 2 канала
  USB 2.0 High Speed x 2 порта (Host/Function)
  Последовательный интерфейс с FIFO (SCIF) x 6 каналов
  SPI x 2 канала
  I2C x 4 канала
  SSI (Serial sound interface) x 6 каналов
  CAN x 2 канала
  Интерфейс NAND Flash
  Интерфейс ATAPI
  Модуль обработки видео 2D engine (включая Video In/Video Out). Возможность подключение WQVA 480x234 пикселя
  RTC
  UBC
  DMA x 14 каналов>
  Контроллер прерываний
  WDT x 2 канала
  CPG
Энергосберегающие режимы
  Двухпроцессорный режим
  Однопроцессорный режим
  Спящий режим
  Режим останова
  Режим глубокого отключения
  Режим модульного отключения
Корпус BGA 272 вывода
Рекомендуемая Dual core OS μITRON HI7200/MP